- 收藏
- 点赞
- 分享
- 举报
hisi3402接入ov50e40在mipi 1900Mbps/lane速率下raw数据无法获取
hisi3402使用sample_vio的VI_OFFLINE_VPSS_OFFLINE模式测试接入ov50e40 sensor(4lane)
1.接入ov50e40的4k60 1500Mbps/lane正常;
2.接入ov50e40的4k60 1900Mbps/lane和2384Mbps/lane异常,此时的ecc错误计数和crc错误计算均为0, mipi ctrl 读数据和命令 FIFO 错误中断计数一直在增加,大概1s 60个左右的错误中断计数增加;
3.在ov50e40的4k60 1500Mbps/lane的序列上只修改sensor的倍频,出现与2同样的异常现象;
4.使用imx415的4k60 2079Mbps/lane接入正常(在1782Mbps/lane正常出图下,主控不修改任何配置,只修改倍频);
5.在1和4的情况下都可以dump raw数据成功,在2和3下dump raw数据失败;
问题:请问3402这边还有什么需要修改兼容的或者有什么好的排查方向嘛,谢谢各位大佬!!!!!!!
~ # cat /proc/umap/mipi_rx
[MIPI_RX] Version: [SS928V100V2.0.2.2 B090 Release], Build Time[Dec 28 2022, 11:56:07]
——-mipi lane divide mdoe——————————————————————————————————————————————-
mode lane divide
0 8
——-mipi dev attr——————————————————————————————————————————————————-
devno work_mode data_rate data_type wdr_mode img_x img_y img_w img_h
0 mipi X1 raw10 none 0 0 3840 2160
——-mipi lane info——————————————————————————————————————————————————-
devno lane_id
0 0, 1, 2, 3, -1, -1, -1, -1
——-mipi phy data info———————————————————————————
phy_id lane_id phy_data mipi_data lvds_data freq
0 0, 1, 2, 3 0x00,0x00,0x00,0x00 0x01,0xf0,0x06,0x08 0x00,0x00,0x00,0x00 237MHZ
1 4, 5, 6, 7 0x00,0x00,0x00,0x00 0x00,0x00,0x00,0x00 0x00,0x00,0x00,0x00 n/a
——-mipi detect info——————————————————————————
devno vc width height
0 0 3840 2160
0 1 0 0
0 2 0 0
0 3 0 0
——-phy cil err int info——————————————————————-
phy_id clk2_tmout clk_tmout lane0_tmout lane1_tmout lane2_tmout lane3_tmout clk2_esc clk_esc lane0_esc lane1_esc lane2_esc lane3_esc
0 0 0 0 0 0 0 0 1 0 0 1 1
1 0 0 0 0 0 0 0 0 0 0 0 0
——-mipi error int info1—————————————————————————————-
devno ecc2 vc0_crc vc1_crc vc2_crc vc3_crc vc0_ecc_corrct vc1_ecc_corrct vc2_ecc_corrct vc3_ecc_corrct
0 0 0 0 0 0 0 0 0 0
——-mipi error int info2—————————————————————————————-
devno vc0_frmnum vc1_frmnum vc2_frmnum vc3_frmnum vc0_frmmmatch vc1_frmmmatch vc2_frmmmatch vc3_frmmmatch
0 0 0 0 0 0 0 0 0
——-mipi error int info3—————————————————————————————-
devno data_fifo_rderr cmd_fifo_rderr vsync cmd_fifo_wrerr data_fifo_wrerr
0 1776 1776 0 0 0
——-align error int info———————————————————
devno fifo_fullerr lane0_err lane1_err lane2_err lane3_err lane4_err lane5_err lane6_err lane7_err
0 0 0 0 0 0 0 0 0 0
文件: umap3.txt
Markdown 语法
- 加粗**内容**
- 斜体*内容*
- 删除线~~内容~~
- 引用> 引用内容
- 代码`代码`
- 代码块```编程语言↵代码```
- 链接[链接标题](url)
- 无序列表- 内容
- 有序列表1. 内容
- 缩进内容
- 图片
-
2025-09-17 15:58:50
-
2020-03-06 15:53:37
-
2025-09-12 09:25:37
-
2016-09-13 09:55:40
-
2017-01-22 09:58:12
-
2016-04-27 16:46:00
-
2020-05-16 14:22:31
-
2023-07-24 16:54:18
-
2016-07-15 09:25:17
-
2025-11-08 09:32:43
-
2020-05-08 14:32:36
-
2025-01-16 15:27:38
-
2021-06-07 22:51:39
-
2016-03-24 10:19:07
-
2019-12-18 10:12:29
-
2025-11-10 15:26:11
-
2018-05-31 19:28:26
-
2025-10-04 15:15:02
-
2016-03-17 13:57:02
-
5hisi3516cv610 + gc4336p 夜晚很模糊
-
5AIISP(功能演示,SC4336P为BGGR,强制转RGGB,会导致颜色异常)
-
5rv1106使用luckfox的SDK,设备树和驱动都写好了,结果设备文件没有生成
-
5海思3516cv610中如何进行SD卡升级,根据官方文档操作,烧录进板子时,走的默认uboot,没有执行uboot升级。
-
5G610Q-IPC-38E 夜晚很暗 有什么办法解决吗 已经补光了
-
10转换模型时,SoC版本里没显示hi3516cv610芯片
-
5hisi3516cv610 使用 yolov8n 模型训练 要如何提高 这里识别的是人
-
10有人在海思平台接过SC035HGS吗
-
5关于hi3519dv500,以SD卡虚拟 U 盘操作
-
5ss928 sample_venc代码移植到openEuler24.03上执行报错 [sample_comm_vi_start_dev]-1068: vi set dev attr failed wi
举报类型
- 内容涉黄/赌/毒
- 内容侵权/抄袭
- 政治相关
- 涉嫌广告
- 侮辱谩骂
- 其他
详细说明

微信扫码分享
QQ好友